有源晶振emc设计要点概述
作者: 扬兴科技 日期:2021-09-23 浏览量:
emc,也即作电磁兼容性,是指设备或系统在其电磁环境中符合要求运行并不对其环境中的任何设备产生无法忍受的电磁干扰的能力。那有源晶振的emc该如何设计呢?
emc包括两个方面的要求:一方面是指设备在正常运行过程中对所在环境产生的电磁干扰不能超过一定的限值;另一方面是指器具对所在环境中存在的电磁干扰具有一定程度的抗扰度,即电磁敏感性。
原理图设计要点:
(1)、晶振电源去耦非常重要,建议加磁珠,去耦电容选两到三个,容值递减。
(2)、时钟输出管脚加匹配,具体匹配阻值,可根据测试结果而定。
(3)、预留的电容c1,容值要小,构成了一级低通滤波,电阻、电容的选择,根据具体测试结果而定。
pcb设计要点:
(1)、在pcb设计是,晶振的外壳必须接地,可以防止晶振的向往辐射,也可以屏蔽外来的干扰。
(2)、晶振下面要铺地,可以防止干扰其他层。因为有些人在布多层板的时候,顶层和底层不铺地,但是建议晶振所在那一块铺上地。
(3)、晶振底下不要布线,周围5mm的范围内不要布线和其他元器件(有的书是建议300mil范围内,大家可以参考),主要是防止晶振干扰其他布线和器件。(相关阅读可以查看yxc扬兴凯发真人娱乐k8官网《有源晶振如何进行布线》)
(4)、晶振不要布在板子的边缘,因为为了安全考虑,板卡的地和金属外壳或者机械结构常常是连在一起的,这个地我们暂且叫做参考接地板,如果晶振布在板卡的边缘,晶振与参考接地板会形成电场分布,而板卡的边缘常常是有很多线缆,当线缆穿过晶振和参考接地板的电场是,线缆被干扰了。而晶振布在离边缘远的地方,晶振与参考接地板的电场分布被pcb板的gnd分割了,分布到参考接地板电场大大减小了。
(5)、当然时钟线尽量要短。如果你不想让时钟线走一路干扰一路,那就布短吧。还有一点,关于晶振的选择,如果你的系统能工作在25m,就尽量不要选50m的晶振。时钟频率高,是高速电路,时钟上升沿陡也是高速电路,需要考虑信号完整性。
推荐阅读
- 晶体谐振器的关键参数老化率指在恒定的环境条件下测量振荡器频率时,振荡器频率和时间之间的关系。这种长期频率漂移是由石英晶体元件和贴片振荡器电路元件的缓慢变化造成的,因此,其频率偏移的速率叫老化率。
- 防止晶振老化的措施晶振老化你了解多少呢?任何物品都有耗损率,有些年代越久越好,而有些年代越久,距离退休的日子就越近,晶振也不例外,在使用中,有那些措施可以有效的防止老化呢?
- 晶振国产替代的5大优势为什么要强调品牌的自主性?一个好品牌离不开自主研发。在晶振研发技术上,早期国内一直处于落后的状态,主要核心技术被国外垄断,很难在市场上占领一席之地。从中美贸易制裁,国产替代的苗头悄然显露,半导体及芯片厂商接二连三停工停产,爆发了全球性芯片短缺的局面,国内厂商也迎来发展良机。
- 了解石英晶体振荡器的多样性石英晶体振荡器分非温度补偿式晶体振荡器、温度补偿晶体振荡器(tcxo)、电压控制晶体振荡器(vcxo)、恒温控制式晶体振荡器(ocxo)和数字化/μp补偿式晶体振荡器(dcxo/mcxo)等几种类型。其中,无温度补偿式晶体振荡器是最简单的一种,在日本工业标准(jis)中,称其为标准封装晶体振荡器(spxo)。现以spxo为例,简要介绍一下石英晶体振荡器的结构与工作原理。