微控制器的时钟源
作者: 扬兴晶振 日期:2021-09-23 浏览量:
微控制器的时钟源可以分为两类:基于机械谐振器件的时钟源,如晶振、陶瓷谐振槽路;基于相移电路的时钟源,如:rc (电阻、电容)振荡器。硅振荡器通常是完全集成的rc振荡器,为了提高稳定性,包含有时钟源、匹配电阻和电容、温度补偿等。
机械式谐振器与rc振荡器的主要区别
基于晶振与陶瓷谐振槽路(机械式)的振荡器通常能提供非常高的初始精度和较低的温度系数。相对而言,rc振荡器能够快速启动,成本也比较低,但通常在整个温度和工作电源电压范围内精度较差,会在标称输出频率的5%至50%范围内变化。图1所示的电路能产生可靠的时钟信号,但其性能受环境条件和电路元件选择以及振荡器电路布局的影响。需认真对待振荡器电路的元件选择和线路板布局。在使用时,陶瓷谐振槽路和相应的负载电容必须根据特定的逻辑系列进行优化。具有高q值的晶振对放大器的选择并不敏感,但在过驱动时很容易产生频率漂移(甚至可能损坏)。影响振荡器工作的环境因素有:电磁干扰(emi)、机械震动与冲击、湿度和温度。这些因素会增大输出频率的变化,增加不稳定性,并且在有些情况下,还会造成振荡器停振。
振荡器模块
上述大部分问题都可以通过使用振荡器模块避免。这些模块自带振荡器、提供低阻方波输出,并且能够在一定条件下保证运行。最常用的两种类型是晶振模块和集成硅振荡器。晶振模块提供与分立晶振相同的精度。硅振荡器的精度要比分立rc振荡器高,多数情况下能够提供与陶瓷谐振槽路相当的精度。
功耗
选择振荡器时还需要考虑功耗。分立振荡器的功耗主要由反馈放大器的电源电流以及电路内部的电容值所决定。cmos放大器功耗与工作频率成正比,可以表示为功率耗散电容值。比如,hc04反相器门电路的功率耗散电容值是90pf。在4mhz、5v电源下工作时,相当于1.8ma的电源电流。再加上20pf的晶振负载电容,整个电源电流为2.2ma。
陶瓷谐振槽路一般具有较大的负载电容,相应地也需要更多的电流。
相比之下,晶振模块一般需要电源电流为10ma至60ma。
硅振荡器的电源电流取决于其类型与功能,范围可以从低频(固定)器件的几个微安到可编程器件的几个毫安。一种低功率的硅振荡器,如max7375,工作在4mhz时只需不到2ma的电流。
时钟电路晶振与时钟ic芯片
主板时钟芯片电路提供给cpu,主板芯片组和各级总线(cpu总线,agp总线,pci总线,pcie总线等)和主板各个接口部分基本工作频率,有了它,计算机才能在cpu控制下,按步就班,协调地完成各项功能工作:
1.晶振的工作原理:
主板时钟芯片即分频器的原始工作振荡频率,由石英晶体多谐振荡器的谐振频率来产生,晶振其实是一个频率产生器,他主要把传进去的电压转化为频率信号。提供给分频率一个基准的14.318mhz的振荡频率,它是一个多谐振荡器的正回馈环电路,也就是说它把输入作为输出,把输出作为输入的回馈频率,象这样一个永无休止的循环自激过程。
⒉在主板上常见的时钟晶振:有14.318m(主时钟)与32.768hz(南桥 旁边的时钟)
⒊时钟ic芯片简介:他主要起着放大频率和缩小频率的作用,他和晶振组合后才能在主板上起作用。我们把他称做为时钟发生器(晶振 时钟ic芯片)
⒋时钟发生器的工作原理:时钟我们可以把他定义为各个部件的总线频率速度,他起着分配给各个部件的频率使他们能够正常工作。当晶振通电后发出的频率送入时钟ic芯片,它的各脚会传出相对应的频率通个时钟ic芯片旁边的电阻(时钟ic芯片旁边左右两边一排的小电阻基本为220=22欧,330=33欧).而内存,与agp这些高速的时钟是由北桥内部提供给它的,(注有些主板agp时钟不是由北桥提供的)将频率信号分配到主板各个部件,如(pci
33m,cpu 100m133m200m i/o 48m和14m,南桥33m
&14m北桥100m7&133m&200m
时钟ic芯片
上面讲到了时钟的产生,那他是如何工作的接下来我给大家讲解一下时钟ic芯片.时钟ic芯片的工作条件:
①.供电→他的供电基本上都经过个子较大的贴片电感进入时钟ic芯片(贴片电感时钟ic芯片附近就可以找到
因为他比其它帖片要胖一点)。时钟ic芯片早期的供电有2组到3组:2组供电为2.5v与3.3v
3组供电为2.5v与2.8v时钟ic芯片后期的供电有1组到2组:1组为 3.3v 2组为3.3v与2.5v
②pg信号是在启动时输出电压都稳定后再给电脑一个启动信号,让电脑正式启动,而在意外断电时也能及时地送出关机信号让电脑马上停止工作,对电脑的稳定和外设起了很大的保护作用。pg信号基本是通过时钟ic芯片旁边的阻值较大的电阻(10k、4.7k电阻)进入时钟ic芯片内部的(pg要高于1.5v)当供电与pg都正常后时钟ic芯片内部才能正常工作,和晶体一起产生振荡,在晶体的两脚均可以看到波形。晶体的两脚之间的阻值在450---700欧之间。在它的两脚各有1v左右的电压,由分频器提供。他才能把14.318晶振送来的时钟频率放大或缩小后输给主板的各个部件.
时钟电路构架
上面大家知道了它的各个主成部分后,再来看看它的整个构架图
pll是phase-locked
loop的缩写,中文含意为锁相环。pll基本上是一个闭环的反馈控制系统,它可以使pll的输出可以与一个参考信号保持固定的相位关系。pll一般由鉴相器、电荷放大器(charge
pump)、低通滤波器、压控振荡器、以及某种形式的输出转换器组成。为了使得pll的输出频率是参考时钟的倍数关系,在pll的反馈路径或(和)参考信号路径上还可以放置分频器。pll的功能示意图如下图所示:
压控振荡器产生周期性的输出信号,如果其输出频率低于参考信号的频率,鉴相器通过电荷放大器改变控制电压使压控振荡器就的输出频率提高。如果压控振荡器的输出频率高于参考信号的频率,鉴相器通过电荷放大器改变控制电压使压控振荡器就的输出频率降低。低通滤波器的作用是平滑电荷放大器的输出,这样在鉴相器进行微小调整的时候,系统趋向一个稳态。
负载电容及反馈电阻
可能有些初学者会对晶振的频率感到奇怪,12m、24m之类的晶振较好理解,选用如11.0592mhz的晶振给人一种奇怪的感觉,这个问题解释起来比较麻烦,如果初学者在练习串口编程的时候就会对此有所理解,这种晶振主要是可以方便和精确的设计串口或其它异步通讯时的波特率。
问: 我发现在使用晶振时会和它并一个电阻,一般1m以上,我把它去掉,板子仍可正常工作,请问这个电阻有什么用?可以不用吗? 我有看到过不用的!不理解~
答:
这个电阻是反馈电阻,是为了保证反相器输入端的工作点电压在vdd/2,这样在振荡信号反馈在输入端时,能保证反相器工作在适当的工作区。虽然你去掉该电
阻时,振荡电路仍工作了。但是如果从示波器看振荡波形就会不一致了,而且可能会造成振荡电路因工作点不合适而停振。所以千万不要省略此电阻。
这个电阻是为了使本来为逻辑反相器的器件工作在线性区, 以获得增益, 在饱和区是没有增益的, 而没有增益是无法振荡的.
如果用芯片中的反相器来作振荡, 必须外接这个电阻, 对于cmos而言可以是1m以上, 对于ttl则比较复杂, 视不同类型(s,ls...)而定.
如果是芯片指定的晶振引脚, 如在某些微处理器中, 常常可以不加, 因为芯片内部已经制作了, 要仔细阅读data sheet的有关说明.
和晶振并联的电阻作为负载,一般1m欧。也有和晶振串联的电阻为谐振电阻。.
问:晶振的参数里有配用的谐振电容值。比如说32.768k的是12.5pf;4.096m的是20pf. 这个值和实际电路中晶振上接的两个电容值是什么关系?像ds1302用的就是32.768k的晶振,它内部的电容是6pf的
答:
你所说的是晶振的负载电容值。指的是晶振交流电路中,参与振荡的,与晶振串联或并联的电容值。晶振电路的频率主要由晶振决定,但既然负载电容参与振荡,必
然会对频率起微调作用的。负载电容越小,振荡电路频率就会越高4.096mhz的负载电容为20pf,说明晶振本身的谐振频率<4.096mhz,
但如果让20pf的电容参与振荡,频率就会升高为4.096mhz。或许有人会问为什么这么麻烦,不如将晶振直接做成4.096mhz而不用负载电容?不
是没有这样的晶振,但实际电路设计中有多种振荡形式,为了振荡反馈信号的相移等原因,也有为了频率偏差便于调整等原因,大都电路中均有电容参与振荡。为了
准确掌握晶振电路中该用多大的电容,只要把握晶体负载电容应等于振荡回路中的电容 杂散电容就可以了。你所说的ic中6pf的电容就可看作杂散电容
石英晶体振荡器是利用石英晶体(二氧化硅的结晶体)的压电效应制成的一种谐振器件,它的基本结构大致是从一块石英晶体上按一定方位角切下薄片(简称为晶片,它可以是正方形、矩形或圆形等),在它的两个对应面上涂敷银层作为电极,在每个电极上各焊一根引线接到管脚
上,再加上封装外壳就构成了石英晶体谐振器,简称为石英晶体或晶体、晶振。其产品一般用金属外壳封装,也有用玻璃壳、陶瓷或塑料封装的。
石英晶体的压电效应:若在石英晶体的两个电极上加一电场,晶片就会产生机械变形。反之,若在晶片的两侧施加机械压力,则在晶片相应的方向上将产生电场,这种物理现象称为压电效应。注意,这种效应是可逆的。如果在晶片的两极上加交变电压,晶片就会产生机械振动,同时晶片的机械振动又会产生交变电场。在一般情况下,晶片机械振动的振幅和交变电场的振幅非常微小,但当外加交变电压的频率为某一特定值时,振幅明显加大,比其他频率下的振幅大得多,这种现象称为压电谐振,它与lc回路的谐振现象十分相似。它的谐振频率与晶片的切割方式、几何形状、尺寸等有关。
晶振在电气上可以等效成一个电容和一个电阻并联再串联一个电容的二端网络,电工学上这个网络有两个谐振点,以频率的高低分其中较低的频率为串联谐振,较高的频率为并联谐振。由于晶体自身的特性致使这两个频率的距离相当的接近,在这个极窄的频率范围内,晶振等效为一个电感,所以只要晶振的两端并联上合适的电容它就会组成并联谐振电路。这个并联谐振电路加到一个负反馈电路中就可以构成正弦波振荡电路,由于晶振等效为电感的频率范围很窄,所以即使其他元件的参数变化很大,这个振荡器的频率也不会有很大的变化。(相关阅读可以查看yxc扬兴凯发真人娱乐k8官网《晶振该如何选用电容》)
晶振有一个重要的参数,那就是负载电容值,选择与负载电容值相等的并联电容,就可以得到晶振标称的谐振频率。
一般的晶振振荡电路都是在一个反相放大器(注意是放大器不是反相器)的两端接入晶振,再有两个电容分别接到晶振的两端,每个电容的另一端再接到地,这两个电容串联的容量值就应该等于负载电容,请注意一般ic的引脚都有等效输入电容,这个不能忽略。
一般的晶振的负载电容为15p或12.5p ,如果再考虑元件引脚的等效输入电容,则两个22p的电容构成晶振的振荡电路就是比较好的选择。
晶体振荡器也分为无源晶振和有源晶振两种类型。无源晶振与有源晶振(谐振)的英文名称不同,无源晶振为crystal(晶体),而有源晶振则叫做oscillator(振荡器)。无源晶振需要借助于时钟电路才能产生振荡信号,自身无法振荡起来,所以“无源晶振”这个说法并不准确;有源晶振是一个完整的谐振振荡器。
石英晶体振荡器与石英晶体谐振器都是提供稳定电路频率的一种电子器件。石英晶体振荡器是利用石英晶体的压电效应来起振,而石英晶体谐振器是利用石英晶体和内置ic共同作用来工作的。振荡器直接应用于电路中,谐振器工作时一般需要提供3.3v电压来维持工作。振荡器比谐振器多了一个重要技术参数:谐振电阻(rr),谐振器没有电阻要求。rr的大小直接影响电路的性能,因此这是各商家竞争的一个重要参数。
推荐阅读
- 晶体谐振器的关键参数老化率指在恒定的环境条件下测量振荡器频率时,振荡器频率和时间之间的关系。这种长期频率漂移是由石英晶体元件和贴片振荡器电路元件的缓慢变化造成的,因此,其频率偏移的速率叫老化率。
- 防止晶振老化的措施晶振老化你了解多少呢?任何物品都有耗损率,有些年代越久越好,而有些年代越久,距离退休的日子就越近,晶振也不例外,在使用中,有那些措施可以有效的防止老化呢?
- 晶振国产替代的5大优势为什么要强调品牌的自主性?一个好品牌离不开自主研发。在晶振研发技术上,早期国内一直处于落后的状态,主要核心技术被国外垄断,很难在市场上占领一席之地。从中美贸易制裁,国产替代的苗头悄然显露,半导体及芯片厂商接二连三停工停产,爆发了全球性芯片短缺的局面,国内厂商也迎来发展良机。
- 了解石英晶体振荡器的多样性石英晶体振荡器分非温度补偿式晶体振荡器、温度补偿晶体振荡器(tcxo)、电压控制晶体振荡器(vcxo)、恒温控制式晶体振荡器(ocxo)和数字化/μp补偿式晶体振荡器(dcxo/mcxo)等几种类型。其中,无温度补偿式晶体振荡器是最简单的一种,在日本工业标准(jis)中,称其为标准封装晶体振荡器(spxo)。现以spxo为例,简要介绍一下石英晶体振荡器的结构与工作原理。